HSTL(High Speed Transceiver Logic)是由JEDEC(Joint Electron Device Engineering Council,属于
电子工业协会EIA)在1995年正式制定的一种电路逻辑标准。
HSTL是一种技术独立的
数字集成电路接口标准,为了实现电压扩展和技术独立I/O结构而开发的。
此标准所要求的I/O结构是差分放大输入(一个输入内部关联成一个用户提供的输入参考电压,此电压用于单端输入)和使用Vcco的输出。所谓技术独立,实际上指用来做输入参考和输出Vcco的电压,与器件本身的供电电压不同。
HSTL最主要的应用是可以用于高速存储器读写。传统的慢速存储器访问时间阻碍了高速处理器的运算操作。在中频区域(100MHz和180MHz之间),可供选择基于单端信号的I/O结构有:HSTL、GTL/GTL+、SSTL和低压TTL(LVTTL)。在180MHz以上的范围,HSTL标准是唯一可用的单端
I/O接口。利用HSTL的速度,快速I/O接口明显地提高了整个系统的性能。HSTL是高速存储器应用的I/O接口选择,同时也很完美地提供了驱动多个内存模块
地址总线的能力。