上升沿触发
上升沿触发
数字电路中,数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间叫作上升沿。上升沿触发是当信号有上升沿时的开关动作,当电位由低变高而触发输出变化的就叫上升沿触发。也就是当测到的信号电位是从低到高也就是上升时就触发,叫做上升沿触发。
基本解释
数字电路中,数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间叫作上升沿。上升沿触发是当信号有上升沿时的开关动作,当电位由低变高而触发输出变化的就叫上升沿触发。也就是当测到的信号电位是从低到高也就是上升时就触发,叫做上升沿触发。
硬件描述语言
在Verilog HDL等硬件描述语言中,最常用的两种事件分为电平触发和边沿触发,其中边沿触发即包括上升沿触发、下降沿触发。上升沿触发的写法是在符号“@“之后加上”posedge 信号名”,其中“posedge”表示信号的上升沿。
应用示例
在电子电路中,有许多触发器采用上升沿触发方式,例如D触发器(如下图所示)。
参考资料
最新修订时间:2022-08-25 11:33
目录
概述
基本解释
硬件描述语言
应用示例
参考资料