总线周期
计算机术语
总线周期通常指的是
CPU
完成一次访问MEM或
I/O端口
操作所需要的时间。一个总线周期由几个
时钟周期
组成。
总线周期的概念
1.
微处理器
是在
时钟信号
CLK控制下按节拍工作的。8086/8088系统的
时钟频率
为4.77MHz,每个
时钟周期
约为200ns。
2.由于
存储器
和
I/O端口
是挂接在总线上的,CPU对存储器和
I/O接口
的访问,是通过总线实现的。通常把CPU通过总线对微处理器外部(存储器或I/O接口)进行一次访问所需时间称为一个总线周期。一个总线周期一般包含4个时钟周期,这4个时钟周期分别称4个状态即T1状态、T2状态、T3状态和T4状态,必要时,可在T3、T4间插入一个至数个Tw。
(1)T1状态 ——输出
存储器地址
或
I/O地址
。
(2)T2状态 ——输出
控制信号
。
(3)T3和Tw状态 ——总线操作持续,并检测READY以决定是否延长时序。
(4)T4状态 ——完成
数据传送
。
参考资料
最新修订时间:2022-09-13 17:18
条目作者
小编
资深百科编辑
目录
概述
参考资料
Copyright©2024
闽ICP备2024072939号-1