VHDL语言是一种用于电路设计的
高级语言。出现在80年代的后期,最初是由
美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言 。VHDL主要用于描述
数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法是十分类似于一般的
计算机高级语言。
VHDL语言是一种用于电路设计的
高级语言。它在80年代的后期出现。最初是由
美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言 。
VHDL翻译成中文就是
超高速集成电路硬件描述语言,主要是应用在数字电路的设计中。它在中国的应用多数是用在
FPGA/
CPLD/
EPLD的设计中。当然在一些实力较为雄厚的单位,它也被用来设计
ASIC。
VHDL主要用于描述
数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法是十分类似于一般的
计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个
电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL
系统设计的基本点。
VHDL全名Very-High-Speed Integrated Circuit Hardware Description Language,诞生于1982年。1987年底,VHDL被
IEEE和
美国国防部确认为标准硬件描述语言 。自IEEE-1076(简称87版)之后,各
EDA公司相继推出自己的VHDL设计环境,或宣布自己的设计工具可以和VHDL接口。1993年,
IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即
IEEE标准的1076-1993版本,简称93版。VHDL和
Verilog作为
IEEE的工业标准硬件描述语言,得到众多
EDA公司支持,在
电子工程领域,已成为事实上的通用
硬件描述语言。
(1)与其他的硬件描述语言相比,VHDL具有更强的行为描述能力,从而决定了他成为
系统设计领域最佳的硬件描述语言。强大的行为描述能力是避开具体的器件结构,从逻辑行为上描述和设计大规模
电子系统的重要保证。
(3)VHDL语句的行为描述能力和程序结构决定了他具有支持大规模设计的分解和已有设计的再利用功能。符合市场需求的
大规模系统高效,高速的完成必须有多人甚至多个开发组共同并行工作才能实现。
(4)对于用VHDL完成的一个确定的设计,可以利用
EDA工具进行逻辑综合和优化,并自动的把VHDL描述设计转变成门级网表。
architecture EX of TONE is --
结构体定义