SERDES是英文SERializer(串行器)/DESerializer(解串器)的简称。它是一种主流的
时分多路复用(
TDM)、
点对点(P2P)的串行通信技术。即在发送端多路低速并行信号被转换成高速串行信号,经过
传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行
通信技术充分利用传输媒体的
信道容量,减少所需的传输信道和器件引脚数目,提升信号的
传输速度,从而大大降低
通信成本。
随着电子行业技术的发展,特别是在
传输接口的发展上,
IEEE1284被
USB 接口取代,PATA被
SATA 取代,PCI被 PCI-Express 所取代,无一不证明了传统
并行接口的速度已经达到一个瓶颈了,取而代之的是速度更快的串行接口,于是原本用于
光纤通信的SerDes 技术成为了为
高速串行接口的主流。串行接口主要应用了
差分信号传输技术,具有功耗低、抗干扰强,速度快的特点,理论上串行接口的最高
传输速率可达到10Gbps 以上。
并行时钟SerDes:将并行宽总线串行化为多个
差分信号对,传送与数据并联的时钟。这些SerDes比较便宜,在需要同时使用多个SerDes 的应用中,可以通过电缆或背板有效地扩展宽总线;
8B/10B 编码SerDes:将每个数据字节映射到10bit代码,然后将其串行化为单一信号对。10位代码是这样定义的:为
接收器时钟恢复提供足够的转换,并且保证
直流平衡(即发送相等数量的‘1’和‘0’)。这些属性使8B/10BSerDes 能够在有损耗的互连和
光纤传输中以较少的信号失真高速运行;
嵌入式时钟SerDes:将
数据总线和时钟串化为一个串行信号对。两个时钟位,一高一低,在每个时钟循环中内嵌串行
数据流,对每个串行化字的开始和结束成帧,因此这类SerDes也可称为“开始-
结束位SerDes”,并且在串行流中建立定期的上升边沿。由于
有效负载夹在嵌入式时钟位之间,因此数据有效负载字宽度并不限定于字节的倍数;
SERDES技术最早应用于
广域网(WAN)通信。国际上存在两种广域网标准:一种是SONET,主要通行于
北美;另一种是SDH,主要通行于欧洲。这两种广域网
标准制订了不同层次的
传输速率。万兆(OC-192)广域网已在
欧美开始实行,中国大陆已升级到2.5千兆(
OC-48)水平。SERDES
技术支持的广域网构成了
国际互联网络的
骨干网。
SERDES 并串行与串并行
转换器,串化器/并化器 A device that serializes output from, and deserializes input to, a business machine.
一种(信号)
转换设备,对商业计算机的输出(信号)进行并串行(串行化)转换,而对其输入(信号)进行串并行(解串)转换。SERializer/DESerializer的缩 写。
系统的设计师们会采用串行器/解串器(SERDES)技术的
高速串行接口来取代传统的
并行总线架构。基于SERDES的设计增加了带宽,减少了信号数量,同时带来了诸如减少布线冲突、降低开关噪声、更低的功耗和封装成本等许多好处。而SERDES技术的主要缺点是需要非常精确、超低抖动的元件来提供用于控制
高数据速率串行信号所需的参考时钟。即使严格
控制元件布局,使用长度短的信号并遵循信号走线限制,这些接口的抖动余地仍然是非常小的。